Presentations -
-
極低温における配線抵抗率のサイズ依存性が回路設計に与える影響
土谷 亮
LSIとシステムのワークショップ2025 2025.5 電子情報通信学会
-
A Challenge to Tape-Out in Open-Source Era Invited International conference
Akira Tsuchiya
The 30th Asia and South Pacific Design Automation Conference (ASP-DAC 2025) 2025.1 IEEE, ACM
-
オンチップ配線を用いた静電容量式コプレーナ型接触角センサ
福井快肇,土谷亮,井上敏之,岸根桂路
デザインガイア2024 2024.11 電子情報通信学会・情報処理学会
-
日本におけるオープンソースシリコンコミュニティの立ち上げと活動の1 年 Invited
今村 謙之,土谷 亮,久保木 猛,森 瑞紀
デザインガイア2024 2024.11 電子情報通信学会・情報処理学会
-
極低温状態での集積回路内配線におけるサイズ効果が遅延時間に与える影響
植田達矢,土谷亮,井上敏之,岸根桂路
デザインガイア2024 2024.11 電子情報通信学会・情報処理学会
-
研究会の楽しみ方 Invited
土谷 亮
IEICE ICD/CAS 学生・若手研究会 2023.12 電子情報通信学会
-
静電容量式コプレーナ型接触角推定センサの液滴端位置依存性
福井 快肇,土谷 亮,岸根 桂路,井上 敏之
IEICE ICD/CAS 学生・若手研究会 2023.12 電子情報通信学会
-
極低温におけるアナログ回路のMOSサイズと動作可能範囲の関係
北村 昂史,土谷 亮, 岸根 桂路, 井上 敏之
IEICE ICD/CAS 学生・若手研究会 2023.12 電子情報通信学会
-
極低温状態での集積回路内配線における異常表皮効果のモデル化
植田達矢,土谷亮,井上敏之,岸根桂路
IEICE ICD/CAS 学生・若手研究会 2023.12 電子情報通信学会
-
Contact angle estimation using coplanar capacitors considering non non-orthogonal state of droplet edge and electrodes
2023.11
-
超々小型衛星フォーメーションフライト用高集積度通信機器とopen source PDK の利用
今村 謙之, 土谷 亮, 森岡 澄夫, 野田 篤司, 片野 将太郎
第67回宇宙科学技術連合講演会 2023.10 日本航空宇宙学会
-
超々小型衛星用ASICのプロトタイピングにおけるOpenMPW活用の有効性検討
今村 謙之,土谷 亮,森岡 澄夫,野田 篤司,片野 将太郎
DAシンポジウム 2023 2023.8 情報処理学会
-
アナログ回路の設計難易度の数値化による性能要件評価
阿南 椋久,土谷 亮,岸根 桂路,井上 敏之
DAシンポジウム 2023 2023.8 情報処理学会
-
オープンに利用可能な製造プロセスのトランジスタ特性とアナログ回路性能の比較
土谷 亮
LSIとシステムのワークショップ2023 2023.5 電子情報通信学会 集積回路研究専門委員会
-
Design Automation of Analog Circuits for Open-Source Integrated Ci Invited
2023.3
-
LSI民主化時代の国内コミュニティはどうあるべきか Invited
土谷 亮
ICD 学生・若手研究会 2023.3 電子情報通信学会
-
大きさの異なる2つのコプレーナ型静電容量センサを用いた液滴の接触角推定手法
古田 翼,土谷 亮,井上 敏之,岸根 桂路
デザインガイア2022 2022.11 電子情報通信学会,情報処理学会
-
Flat-Shape Capacitive Sensor of Droplet Contact-Angle for Electrowetting-on-Dielectric Microfluidic Systems International conference
Tomohiro Kodaniguchi, Akira Tsuchiya, Toshiyuki Inoue, Keiji Kishine
24th Workshop on Synthesis And System Integration of Mixed Information Technologies 2022.10 SASIMI 2022 Organizaing Committee
-
シングルチャネル/マルチポート制御システムにおける同符号連続パターン埋込による制御情報付加手法
種 龍之介,中塩屋真也,井上敏之,土谷 亮,岸根桂路
電子情報通信学会 2022年ソサイエティ大会 2022.9 電子情報通信学会
-
線形分類器による探索領域の刈り込みが アナログ回路のパラメータ最適化に与える影響
山下太一,阿南椋久,土谷亮,井上敏之,岸根桂路
DAシンポジウム2022 2022.8 情報処理学会
-
オープンソースのアナログ回路自動設計に向けたブロック方式設計のSkywater 130nmプロセスによる実証
阿南椋久,山下太一,土谷亮,井上敏之,岸根桂路
DAシンポジウム2022 2022.8 情報処理学会
-
局部帰還を有する多段RGC-TIA回路の一設計
高橋康宏, 伊藤大輔, 中村誠, 土谷亮, 井上敏之, 岸根桂路
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
24-GHz帯マイクロ波センサのビームフォーミングに向けたアナログ移相量制御方式の検討
井上正隆, 井上敏之, 土谷亮, 岸根桂路
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
複数人対応見守りシステムに向けたFPGA深層学習推論処理におけるハードウェアリソース使用量削減手法
岡本真尚, 井上敏之, 土谷亮, 岸根桂路
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
演算リソースの効率的分散運用に向けたFPGA SoCシステム設計
寺村優希, 山崎怜, 畑野響, 井上敏之, 土谷亮, 岸根桂路
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
オンチップバイアス Tを用いた光パケット通信用バーストモードドライバ回路
伊藤大輔, 高橋康宏, 中村誠, 井上敏之, 土谷亮, 岸根桂路
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
PAM4 伝送システムへの周波数変調技術適応の検討
中塩屋真也, 宮部雅也, 井上敏之, 土谷亮, 岸根桂路
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
25-Gb/s出力インピーダンス可変レーザドライバ回路
井上敏之, 土谷亮, 岸根桂路, 伊藤大輔, 高橋康宏, 中村 誠
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
三結合インダクタによって生じる結合係数の設計範囲拡大を目的とした構造の検討
浅岡知哉, 土谷 亮, 土田知史, 岸根桂路, 井上敏之
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
伝送線路で接続された光通信用トランスインピーダンスアンプの入力インピーダンスが波形に与える影響
土谷亮, 井上敏之, 高橋康宏, 伊藤大輔, 岸根桂路, 中村 誠
2022年電子情報通信学会総合大会 2022.3 電子情報通信学会
-
増幅回路のパラメータ最適化における性能指標の事前予測による探索時間短縮
山下太一,土谷亮,井上敏之,岸根桂路
DAシンポジウム2021 2021.9 情報処理学会
-
低電力・低電源ノイズを両立する多段構成トランスインピーダンスアンプの設計手法
中田 吉弥,土谷 亮,井上 敏之,岸根 桂路
LSIとシステムのワークショップ 2021.5 電子情報通信学会
-
A Transimpedance Amplifier Topology Considering the Impact of Variability on Inductive Peaking International conference
Tomofumi Tsuchida, Akira Tsuchiya, Toshiyuki Inoue, Keiji Kishine
The 23rd Workshop on Synthesis And System Integration of Mixed Information Technologies 2021.3
-
オフセット制御機能付きプリアンプを用いたPAM4 レシーバの出力性能向上に向けた検討
宮部雅也,井上敏之,土谷 亮,岸根桂路
電子情報通信学会 総合大会 2021.3 電子情報通信学会
-
静電容量を利用した液滴の接触角推定における対応範囲拡大の検討
小谷口朋大,土谷 亮,井上敏之,岸根桂路
デザインガイア2020 2020.11 電子情報通信学会
-
シングルチャネルマルチポート制御システムにおける送受信回路デジタル化の検討
今城篤人,井上敏之,木村山紫郎,西口健太,土谷 亮,岸根桂路
電子情報通信学会 総合大会 2020.3 電子情報通信学会
-
非接触心拍計測システムおけるディジタルフィルタ回路規模削減手法の検討
吉村侑恭,井上敏之,土谷 亮,岸根桂路
電子情報通信学会 総合大会 2020.3 電子情報通信学会
-
ブロック方式におけるモデル化誤差を考慮した配線ブロック数と面積の関係
岩田智成,土谷 亮,谷村信哉,井上俊之,岸根桂路
電子情報通信学会 総合大会 2020.3 電子情報通信学会
-
RGC-TIAにおける多層インダクタによる面積効率向上効果の評価
田中大夢,土谷 亮,谷村信哉,井上敏之,岸根桂路
電子情報通信学会 総合大会 2020.3 電子情報通信学会
-
センサーノードにおける太陽光発電の発電量予測手法の検討
土谷 亮
デザインガイア2019 2019.11 電子情報通信学会,情報処理学会
-
RGC-TIAの利得が帯域と入力換算雑音の関係に与える影響
中田吉弥,土谷 亮,谷村信哉,井上敏之,岸根桂路
2019年電子情報通信学会ソサイエティ大会 2019.9 電子情報通信学会
-
マイクロ波センサ直交信号を用いたFPGAによるデータ取得時間短縮手法の検討
吉村侑恭,西口健太,井上敏之,土谷 亮,岸根桂路
電子情報通信学会総合大会 2019.3 電子情報通信学会
-
多チャンネル実装トランスインピーダンスアンプにおける電源ノイズ削減フィルタの設計手法
谷村信哉,土谷 亮,野口凌輔,井上敏之,岸根桂路
電子情報通信学会総合大会 2019.3 電子情報通信学会
-
シングルチャネルシステム実現に向けた周波数識別回路の検討
今城篤人,野口凌輔,井上敏之,土谷 亮,岸根桂路
電子情報通信学会総合大会 2019.3 電子情報通信学会
-
キャリア周波数識別の高分解能化を目指したディスチャージ遅延回路の検討
木村山紫郎,井上敏之,野口凌輔,土谷亮,岸根桂路
電気関係学会関西連合大会 2018.12 電気関係学会
-
脈拍センサを用いた呼吸統制下における自律神経状態推定システムの検討
牧将平,井上敏之,土谷亮,岸根桂路
電気関係学会関西連合大会 2018.12 電気関係学会
-
入出力インタフェースを実装したFPGAリアルタイム画像処理システムの構築
西口健太, 井上敏之, 小郷原一智, 土谷 亮, 岸根桂路
電子情報通信学会ソサイエティ大会 2018.9 電子情報通信学会
-
100-Gb/s低電力光通信トランシーバ用CML-CMOSレベル変換回路の検討
野口凌輔, 香田夏幸, 野村幸平, 土谷 亮, 井上敏之, 岸根桂路
電子情報通信学会 総合大会 2018.3 電子情報通信学会
-
ウェアラブルセンサと簡易無線モジュールによる筋疲労計測システムの検討
水野佑哉, 牧 将平, 荒内航貴, 井上敏之, 土谷 亮, 岸根桂路
電子情報通信学会 総合大会 2018.3 電子情報通信学会
-
XBeeと脈波センサを用いた自律神経機能検知システムの検討
牧 将平,荒内航貴,水野佑哉,井上敏之,土谷 亮,岸根桂路
電気学会 電子回路研究会 2018.3 電気学会
-
野外における2.4Ghz帯無線モジュールの通信可能距離の実測評価
高杉陽介, 土谷 亮, 井上敏之, 岸根桂路
電子情報通信学会 集積回路研究会 2018.3 電子情報通信学会
-
チップ内多層インダクタの構造と特性の関係評価
土谷 亮
電子情報通信学会 集積回路研究会 2018.3 電子情報通信学会
-
高密度・高速光インターコネクトに向けたCMOS光受信回路の開発 Invited
土谷 亮,中尾 拓矢,中野慎介,野河正史,野坂秀之,小野寺秀俊
電子情報通信学会 回路とシステム研究会 2017.2
-
インバータ増幅段によるレギュレーティッドカスコード型トランスインピーダンスアンプの広帯域化
藤原将倫,土谷 亮,中野慎介,野河正史,野坂秀之,小野寺秀俊
電子情報通信学会集積回路研究専門委員会 2016.3
-
A 32-Gb/s output buffer circuit with doubled pre-emphasis in 65-nm CMOS International conference
T. Tanaka, K. Kishine, D. Omoto, A. Tsuchiya, H. Inaba
International Conference on Electronics, Information, and Communication 2016.1
-
Impact of Anomalous Skin Effect on Metal Wire for Terahertz Integrated Circuit Invited International conference
Akira Tsuchiya, Hidetoshi Onodera
IEEE International Symposium on Radio-Frequency Integration Technology 2015.8
-
Design of Multi-Layered On-Chip Inductor for Inductive Peaking Invited International conference
Akira Tsuchiya, Hidetoshi Onodera
Vietnum-Japan MicroWave 2015 2015.8
-
Design of Multi-Layered On-Chip Inductor for Inductive Peaking Invited International conference
A. Tsuchiya, H. Onodera
Vietnum-Japam MicroWave 2015.8
-
Impact of Anomalous Skin Effect on Metal Wire for Terahertz Integrated Circuit Invited International conference
A. Tsuchiya, H. Onodera
IEEE International Symposium on Radio-Frequency Integration Technology 2015.8
-
インバータ型アンプのためのピーキング手法の検討
中尾 拓矢, 土谷 亮, 小野寺 秀俊
第40回アナログRF研究会 2015.6
-
異常表皮効果の材料・温度依存性
土谷 亮, 小野寺 秀俊
第40回アナログRF研究会 2015.6
-
集積回路配線によるテラヘルツ帯メタ表面の構成に関する検討
土谷 亮, 小野寺 秀俊
第38回アナログRF研究会 2015.3
-
Energy reduction by built-in body biasing with single supply voltage operation International conference
N. Kamae, A.K.M. Mahfuzul Islam, A. Tsuchiya, H. Onodera
International Symposium on Quality Electronic Devices 2015.3
-
SKILL言語による光通信用高速アンプのレイアウト自動生成に関する検討
土谷 亮, 盛 健次, 小野寺 秀俊
第37回アナログRF研究会 2014.12
-
On-Chip Coupled Inductor for Area-Efficient Inductive Peaking Invited International conference
Akira Tsuchiya, Taro Amagai, Shinsuke Nakano, Masafumi Nogawa, Hiroshi Koizumi, Hidetoshi Onodera
Thailand-Japan Microwave 2014.11
-
On-Chip Coupled Inductor for Area-Efficient Inductive Peaking Invited International conference
A. Tsuchiya, T. Amagai, S. Nakano, M. Nogawa, H. Koizumi, H. Onodera
Thailand-Japan MicroWave 2014.11
-
A body bias generator with wide supply-range down to threshold voltage for within-die variability compensation International conference
N. Kamae, A.K.M. Mahfuzul Islam, A. Tsuchiya, H. Onodera
IEEE Asian SolidState Circuits Conference 2014.11
-
25-Gb/s inductorless output buffer circuit with a pre-emphasis in 65-nm CMOS International conference
T. Tanaka, K. Kishine, H. Inaba, A. Tsuchiya
International SoC Design Conference 2014.11
-
PLL の物理レイアウト自動生成を目指した設計手法
釡江 典裕, 土谷 亮, 石原 亨, 小野寺 秀俊
DA シンポジウム 2014 2014.8
-
A 65-nm CMOS burst-mode CDR based on a GVCO with symmetric loops International conference
K. Kishine, H. Inoue, H. Inaba, M. Nakamura, A. Tsuchiya, H. Onodera, H. Katsurai
IEEE International Symposium on Circuits and Systems 2014.6
-
電磁界解析における異常表皮効果の扱いに関する考察
土谷 亮, 小野寺 秀俊
第35回アナログRF研究会 2014.3
-
Analysis of Radiation-Induced Timing Vulnerability on Phaselocked Loops
S.N. Kim, A. Tsuchiya, H. Onodera
DA シンポジウム 2013 2013.8
-
Perturbation-immune radiation-hardened PLL with a switchable DMR structure International conference
S.N. Kim, A. Tsuchiya, H. Onodera
IEEE 19th International On-Line Testing Symposium 2013.7
-
Modeling Issues of On-Chip Transmission-Line for Terahertz Integrated Circuit Invited International conference
A. Tsuchiya, H. Onodera
Collaborative Conference on Materials Research 2013.6
-
Impact of skin effect on loss modeling of on-chip transmission-line for terahertz integrated circuits International conference
A. Tsuchiya, H. Onodera
International Meeting for Future of Electron Devices, Kansai 2013.6
-
Modeling Issues of On-Chip Transmission-Line for Terahertz Integrated Circuit Invited International conference
Collaborative Conference on Materials Research 2013 2013.6
-
A slow-wave transmission line with thin pillars for millimeter-wave CMOS International conference
T. Amagai, A. Tsuchiya, S. Nakano, M. Nogawa, H. Koizumi, H. Onodera
17th IEEE Workshop on Signal and Power Integrity 2013.5
-
ミリ波帯オンチップ伝送線路における下層シールドの影響
雨貝太郎,土谷 亮,中野慎介,野河正史,小泉弘,小野寺秀俊
電子情報通信学会総合大会 2013.3
-
テラヘルツ集積回路に向けたオンチップ伝送線路のモデル化に関する考察
土谷 亮,小野寺 秀俊
電子情報通信学会マイクロ波研究会 2013.3
-
インダクティブピー キングを利用したリング型 VCO の低ジッタ化に関する研究
井上 洋, 浜田 泰輔, 岸根 桂路, 中野 慎介, 中村 誠, 土谷 亮, 久保木 猛, 稲葉 博美
電子情報通信学会総合大会 2013.3
-
トランジスタサイズに着目した微細 CMOS D-FF 回路の高速化設計手法
浜田 泰輔, 井上 洋, 岸根 桂路, 土谷 亮, 久保木 猛, 稲葉博美
電子情報通信学会総合大会 2013.3
-
テラヘルツ集積回路に向けたオンチップ伝送線路のモデル化に関する考察 Invited
土谷 亮, 小野寺 秀俊
電子情報通信学会マイクロ波研究会 2013.3 電子情報通信学会
-
A 25-Gb/s LD driver with area effective inductor in a 0.18-µm CMOS International conference
T. Kuboki, Y. Ohtomo, A. Tsuchiya, K. Kishine, H. Onodera
Asia and South Pacific Design Automation Conference 2013.1
-
Dual-PLL based on Temporal Redundancy for Radiation Hardening International conference
S.N. Kim, A. Tsuchiya, H. Onodera
10th International Workshop on Radiation Effects on Semiconductor Devices for Space Applications 2012.12
-
3次元電磁界解析におけるビアのモデル化方法の考察
土谷 亮, 小野寺 秀俊
第31回 シリコンアナログRF研究会, Dec 2012. 2012.12
-
A Body Bias Generator Compatible with Cell-based Design Flow for Within-die Variability Compensation International conference
N. Kamae, A. Tsuchiya, H. Onodera
IEEE Asian Solid-State Circuits Conference 2012.11
-
Modeling of Single-Event Failures in Dividerand PFD of PLLs based on Jitter Analysis International conference
S.N. Kim, A. Tsuchiya, H. Onodera
13th European Conference on Radiation and Its Effects on Components and Systems 2012.9
-
レギュレーティッドカスコードを用いた広帯域フィードバック型トラ ンスインピーダンスアンプ
申 東潤,土谷 亮,小野寺 秀俊
電子情報通信学会ソサイエティ大会 2012.9
-
チップ内基板バイアス生成回路のモジュール化設計
釡江典裕,土谷 亮,小野寺秀俊
DA シンポジウム 2012 2012.8
-
Loss Modeling of On-Chip Transmission-Line for Millimeter-Wave and Terahertz Applications Invited International conference
A. Tsuchiya
Collaborative Conference on Materials Research 2012.6
-
Loss Modeling of On-Chip Transmission-Line for Millimeter-Wave and Terahertz Applications Invited International conference
Collaborative Conference on Materials Research 2012 2012.6
-
Impact of radiation loss in on-chip transmission-line for terahertz applications International conference
A. Tsuchiya, H. Onodera
IEEE 16th Workshop on Signal and Power Integrity 2012.5
-
テラヘルツCMOSにおける配線モデル化の課題
第29回シリコンアナログRF研究会 2012.5 電子情報通信学会
-
インダクティブピーキングを用いた増幅回路に おける解析的ジッタ予測手法
榎並達也, 宮脇成和, 土谷 亮, 小野寺秀俊
電子情報通信学会総合大会 2012.3
-
完全差動回路構成 GVCO の高速化設計
川中 啓敬,岸根 桂路,土谷 亮,小野寺 秀俊
電子情報通信学会総合大会 2012.3
-
細粒度基板電圧制御に用いる DA 変換器
釡江 典裕,土谷 亮,小野寺 秀俊
電子情報通信学会総合大会 2012.3
-
Dual-PLL based on Temporal Redundancy for Radiation-Hardening あ
SinNyoung Kim, A. Tsuchiya, H. Onodera
第28回シリコンアナログRF研究会, Mar 2012. 2012.3
-
A 16Gb/s area-efficient LD driver with interwoven inductor in a 0.18µm CMOS International conference
T. Kuboki, Y. Ohtomo, A. Tsuchiya, K. Kishine, H. Onodera
Asia and South Pacific Design Automation Conference 2012.1
-
伝送線路の損失に対する異常表皮効果の影響
土谷 亮, 小野寺秀俊
電子情報通信学会技術研究報告 2011.12
-
Bandwidth Enhancement for High Speed Amplifier Utilizing Mutually Coupled On-Chip Inductors Invited International conference
A. Tsuchiya, T. Kuboki, Y. Ohtomo, K. Kishine, S. Miyawaki, M. Nakamura, H. Onodera
2011 International SoC Design Conference 2011.11
-
A 10.3Gbps transimpedance amplifier with mutually coupled inductors in 0.18-μ m CMOS International conference
S. Miyawaki, M. Nakamura, A. Tsuchiya, K. Kishine, H. Onodera
2011 International SoC Design Conference 2011.11
-
An area effective forward/reverse body bias generator for within-die variability compensation International conference
N. Kamae, A. Tsuchiya, H. Onodera
IEEE Asian Solid-State Circuits Conference 2011.11
-
Bandwidth Enhancement for High Speed Amplifier Utilizing Mutually Coupled On-Chip Inductors Invited International conference
2011 International SoC Design Conference 2011.11 IEEK
-
配線モデル化におけるGrain Boundaryの影響
土谷 亮, 小野寺 秀俊
第27回 シリコンアナログRF研究会, Nov 2011. 2011.11
-
100GHzを超える領域での配線損失に関する検討
土谷 亮, 小野寺 秀俊
第26回 シリコンアナログRF研究会, Aug 2011. 2011.8
-
Gradient resistivity method for numerical evaluation of anomalous skin Effect International conference
A. Tsuchiya, H. Onodera
IEEE 15th Workshop on Signal Propagation on Interconnects 2011.5
-
異常表皮効果の数値的評価手法
土谷 亮, 小野寺 秀俊
第25回 シリコンアナログRF研究会, May 2011. 2011.5
-
Variation-sensitive monitor circuits for estimation of die-to-die process variation International conference
A.K.M. Mahfuzul Islam, A. Tsuchiya, K. Kobayashi, H. Onodera
IEEE International Conference on Microelectronic Test Structures 2011.4
-
Modeling of On-Chip Interconnects for mm-Wave and higher Frequency Application
The 3rd Young Researchers International Symopium 2010.12 GCOE on Photonics and Electronics Science and Engineering
-
光と電気は融合可能か? Invited
モデレータ: 益 一哉 (東工大), パネラー: 横山 新 (広島大), 大橋 啓之 (NEC, MIRAI-Selete), 菅原 俊樹 (日立中研), 石塚 裕康 (ルネサスエレクトロニクス), 土谷 亮 (京大)
デザインガイア 2010 2010.11
-
オンチップ配線における異常表皮効果に関する検討
土谷 亮, 小野寺 秀俊
第24回 シリコンアナログRF研究会, Nov 2010. 2010.11
-
パネル討論 光と電気は融合可能か? Invited
デザインガイア 2010 2010.11 情報処理学会
-
A 16Gbps Laser-Diode Driver with Interwoven Peaking Inductors in 0.18um CMOS International conference
T. Kuboki, Y. Ohtomo, A. Tsuchiya, K. Kishine, H. Onodera
IEEE Custom Integrated Circuit Conference 2010.9
-
A design procedure of predictive RF MOSFET model for compatibility with ITRS International conference
S.N. Kim, A. Tsuchiya, H. Onodera
IEEE International SOC Conference 2010.9
-
MOS トランジスタの基板抵抗がインダクティブピーキング回路の周 波数特性に与える影響
宮脇成和,土谷 亮,小野寺秀俊
電子情報通信学会ソサイエティ大会 2010.9
-
基板電圧の制御回路とその面積オーバヘッド
釡江典裕,土谷 亮,小野寺秀俊
電子情報通信学会ソサイエティ大会 2010.9
-
レイアウト制約が性能と製造性に与える影響
北島和彦, 砂川洋輝, 土谷 亮, 小野寺秀俊
DA シンポジウム 2010 2010.8
-
ミリ波帯における配線抵抗に関する考察
土谷 亮, 小野寺 秀俊
第23回 シリコンアナログRF研究会, Jul 2010. 2010.7
-
Measurement of on-chip transmission-line with stacked split-ring resonators International conference
A. Tsuchiya, H. Onodera
IEEE 14th Workshop on Signal Propagation on Interconnects 2010.5
-
ダミーフィルによる伝送損失増加の解析的評価手法
土谷 亮, 小野寺 秀俊
第22回 シリコンアナログRF研究会, Mar 2010. 2010.5
-
複合インダクタを用いたLDドライバの設計
久保木 猛, 大友 祐輔, 土谷 亮, 岸根 桂路, 小野寺 秀俊
第22回シリコンアナログRF研究会, Mar 2010. 2010.5
-
Process-sensitive Monitor Circuits for Estimation of Die-to-Die Process Variability International conference
A.K.M Mahfuzul Islam, A. Tsuchiya, K. Kobayashi, H. Onodera
Tau Workshop 2010 2010.3
-
Transformer peakingにおける解析的設計手法
宮脇 成和, 土谷 亮, 小野寺 秀俊
第22回シリコンアナログRF研究会, Mar 2010. 2010.3
-
相互結合インダクタを用いたTIA帯域向上手法
奥村佳弘, 中村誠, 岸根桂路, 土谷 亮, 小野寺秀俊
電子情報通信学会技術研究報告 2009.12
-
On-chip metamaterial transmission-line based on stacked split-ring resonator for millimeter-wave LSIs International conference
A. Tsuchiya, H. Onodera
Asia Pacific Microwave Conference 2009.11
-
Split-Ring Resonator を用いたチップ内メタ物質の構成に関する検討
土谷 亮, 小野寺 秀俊
第21回 シリコンアナログRF研究会, Nov 2009. 2009.11
-
ダミーフィルを考慮した伝送線路およびスパイラルインダクタの設計 (チュートリアル講演)
土谷 亮, 小野寺 秀俊
第21回 シリコンアナログRF研究会, Nov 2009. 2009.11
-
Effect of Dummy Fills on Characteristics of Passive Devices in CMOS Millimeter-Wave Circuits Invited International conference
A. Tsuchiya, H. Onodera
IEEE 8th International Conference on ASIC 2009.10
-
Effect of Dummy Fills on Characteristics of Passive Devices in CMOS Millimeter-Wave Circuits Invited International conference
IEEE 8th International Conference on ASIC 2009.10 IEEE
-
チップ内ばらつきが順序セルの動作特性に与える影響
砂川洋輝,土谷 亮,小林和淑,小野寺秀俊
DA シンポジウム 2009 2009.8
-
ダミーフィルがコプレーナ線路の特性に与える影響の位置依存性
土谷 亮, 小野寺 秀俊
第20回 シリコンアナログRF研究会, Jul 2009. 2009.7
-
Effect of underlayer dummy fills on on-chip transmission line International conference
A. Tsuchiya, H. Onodera
IEEE Workshop on Signal Propagation on Interconnects 2009.5
-
Effect of regularity-enhanced layout on printability and circuit performance of standard cells International conference
H. Sunagawa, H. Terada, A. Tsuchiya, K. Kobayashiy, H. Onodera
10th International Symposium on Quality Electronic Design 2009.3
-
High performance on-chip differential signaling using passive compensation for global communication International conference
L. Zhang, Y. Zhang, A. Tsuchiya, M. Hashimoto, E.S. Kuh, C.-K. Cheng
Asia and South Pacific Design Automation Conference 2009.1
-
チップ内受動素子のモデリングにおける電磁界解析のノウハウ
土谷 亮, 小野寺 秀俊
第18回 シリコンアナログRF研究会, Dec 2008. 2008.12
-
Si-IC におけるダミーフィルを考慮した高周波受動素子のモデル化 Invited
土谷 亮,小野寺 秀俊
Microwave Workshops and Exhibition 2008 2008.11
-
Si-IC におけるダミーフィルを考慮した高周波受動素子のモデル化 Invited
Microwave Workshops and Exhibition 2008 2008.11 電子情報通信学会
-
ミリ波・準ミリ波帯におけるシリコン上のダミーメタルのスパイラルインダクタへの影響 Invited
アジレント EEsof EDAフォーラム2008 2008.11 アジレントテクノロジー
-
On-chip high performance signaling using passive compensation International conference
Y. Zhang, L. Zhang, A. Tsuchiya, M. Hashimoto, C.-K. Cheng
26th IEEE International Conference on Computer Design 2008.10
-
オンチップ差動伝送線路の構造と下層配線からのノイズの関係
久保木猛, 土谷 亮, 小野寺秀俊
電子情報通信学会ソサイエティ大会 2008.9
-
CMOS ミリ波回路におけるオンチップ伝送線路のモデル化 Invited
土谷 亮,小野寺 秀俊
電子情報通信学会ソサイエティ大会 2008.9
-
CMOSミリ波回路におけるオンチップ伝送線路のモデル化 Invited
2008年電子情報通信学会ソサイエティ大会 2008.9 電子情報通信学会
-
スパイラルインダクタに対するダミーフィルおよび基板の影響比較
土谷 亮, 小野寺 秀俊
第17回 シリコンアナログRF研究会, Sep 2008. 2008.9
-
レイアウト規則性が回路性能とばらつきに及ぼす 影響の評価
砂川洋輝, 寺田晴彦, 土谷 亮, 小林和淑, 小野寺秀俊
DA シンポジウム 2008 2008.8
-
リングオシレータアレイによるゲート遅延ばら つきの評価とモデル化
寺田晴彦, 土谷 亮, 小林和淑, 小野寺秀俊
DA シンポジウム 2008 2008.8
-
Dummy fill insertion considering the effect on high-frequency characteristics of spiral inductors International conference
A. Tsuchiya, H. Onodera
IEEE MTT-S International Microwave Symposium 2008.6
-
Education Delivery in the Design and Performance of Electrical Packaging and Interconnect International conference
Moderator: Robert J. Evans, Panelist: T. R. Arabi, F. G. Canavero, M. Swaminathan, A. Tsuchiya
12th IEEE Workshop on Signal Propagation on Interconnects 2008.5
-
Education Delivery in the Design and Performance of Electrical Packaging and Interconnect Invited International conference
12th IEEE Workshop on Signal Propagation on Interconnects 2008.5 IEEE
-
スパイラルインダクタ用くし形ダミーフィルの最適形状に関する検討
土谷 亮, 小野寺 秀俊
第16回 シリコンアナログRF研究会, May 2008. 2008.5
-
スパイラルインダクタの高周波特性に対する非正方形ダミーフィルの影響評価
土谷 亮, 小野寺 秀俊
第15回 シリコンアナログRF研究会, Feb 2008. 2008.2
-
Statistical gate delay model for multiple input switching International conference
T. Fukuoka, A. Tsuchiya, H. Onodera
Asia and South Pacific Design Automation Conference 2008.1
-
Modeling of On-Chip Transmission-Lines ―Impact of Orthogonal Wires, Si Substrate and DummyFills― Invited
A. Tsuchiya, Hidetoshi Onodera
Microwave Workshops and Exhibition 2007 2007.11
-
Modeling of On-Chip Transmission-Lines ---Impact of Orthogonal Wires, Si Substrate and Dummy Fills--- Invited
Microwave Workshops and Exhibition 2007 2007.11 電子情報通信学会
-
スパイラルインダクタ周辺のダミーフィル挿入最適化の検討
土谷 亮, 小野寺 秀俊
第14回 シリコンアナログRF研究会, Nov 2007. 2007.11
-
Effect of Dummy Fills on High frequency characteristics of Spiral Inductor International conference
A. Tsuchiya, Hidetoshi Onodera
14th Workshop on Synthesis And System Integration of Mixed Information technologies 2007.10
-
Analytical eye-diagram model for on-chip distortionless transmission lines and its application to design space exploration International conference
M. Hashimoto, J. Siriporn, A. Tsuchiya, H. Zhu, C.-K. Cheng
Custom Integrated Circuits Conference 2007.9
-
スパイラルインダクタの高周波特性への影響を考慮したダミーフィル挿入方法の検討
土谷 亮, 小野寺 秀俊
第13回 シリコンアナログRF研究会, Sep 2007. 2007.9
-
統計的遅延解析における遅延分布間の最大値計算手法
寺田晴彦, 福岡孝之, 土谷 亮, 小野寺秀俊
DA シンポジウム 2007 2007.8
-
同時スイッチングを考慮した統計的遅延解析
福岡孝之, 土谷 亮, 小野寺秀俊
DA シン ポジウム 2007 2007.8
-
Measurement of interconnect loss due to dummy fills International conference
A. Tsuchiya, H. Onodera
11th IEEE Workshop on Signal Propagation on Interconnects 2007.5
-
ダミーフィルが配線の高周波特性に与える影響
土谷 亮, 小野寺 秀俊
電子情報通信学会技術研究報告 2007.5
-
オンチップ差動伝送線路に対する下層配線の影響
久保木 猛, 土谷 亮, 小野寺 秀俊
第16回 シリコンアナログRF研究会, May 2007. 2007.5
-
ダミーフィルがオンチップ配線の高周波特性に与える影響の解析的評価手法
土谷 亮, 小野寺 秀俊
回路とシステム軽井沢ワークショップ 2007.4
-
Worst-case delay analysis considering the variability of transistors and interconnects International conference
T. Fukuoka, A. Tsuchiya, H. Onodera
International Symposium on Physical Design 2007.3
-
オンチップ配線における配線抵抗変動要因の比較
土谷 亮, 小野寺 秀俊
第11回 シリコンアナログRF研究会, Mar 2007. 2007.3
-
A 10Gbps/channel on-chip signaling circuit with an impedance unmatched CML driver in 90nm CMOS technology International conference
T. Kuboki, A. Tsuchiya, H. Onodera
Asia and South Pacific Design Automation Conference 2007.1
-
シャントコンダクタンスを挿入したオンチップ伝送線路特性評価
Jangsombatsiri Siriporn, 橋本 昌宜, 土谷 亮, 尾上 孝雄
第10回 シリコンアナログRF研究会, Nov 2006. 2006.11
-
ダミーフィルが配線特性に与える影響の実測による評価
土谷 亮, 小野寺 秀俊
第10回 シリコンアナログRF研究会, Nov 2006. 2006.11
-
Analytical estimation of interconnect loss due to dummy fills International conference
A. Tsuchiya, H. Onodera
Electrical Performance of Electronic Packaging 2006.10
-
将来の微細プロセスにおけるDVSとPower Gatingの比較
関良平, 土谷 亮, 小野寺秀俊
電子情報通信学会ソサイエティ大会 2006.9
-
トランジスタと配線構造のばらつきを考慮した遅延時間のワーストケー ス解析
福岡孝之, 土谷 亮, 小野寺秀俊
DA シンポジウム 2006 2006.7
-
Effect of dummy fills on high-frequency characteristics of on-chip interconnects International conference
A. Tsuchiya, H. Onodera
10th IEEE Workshop on Signal Propagation on Interconnects 2006.5
-
Si-substrate modeling toward substrate-aware interconnect resistance and inductance extraction in SoC design International conference
T. Kanamoto, T. Ikeda, A. Tsuchiya, H. Onodera, M. Hashimoto
10th IEEE Workshop on Signal Propagation on Interconnects 2006.5
-
0.15um試作PLLのジッタ要因解析
濱田 隆行, 土谷 亮, 小野寺 秀俊
第8回 シリコンアナログRF研究会, May 2006. 2006.5
-
ITRS準拠トランジスタモデルとPTMの比較
土谷 亮, 上村 晋一郎, 小野寺 秀俊
第8回 シリコンアナログRF研究会, May 2006. 2006.5
-
出力インピーダンスの調整による高速信号伝送用CMLドライバの低 消費電力設計
久保木 猛, 土谷 亮, 小野寺 秀俊
回路とシステム軽井沢ワークショップ 2006.4
-
オンチップ長距離高速信号伝送の性能予測
土谷 亮, 小野寺 秀俊
回路とシステム軽 井沢ワークショップ 2006.4
-
配線とトランジスタのばらつきを考慮したバッファの挿入方法
福岡孝之, 土谷 亮, 小野寺秀俊
電子情報通信学会総合大会 2006.3
-
ロードマップに準拠した SPICE トランジスタモデルの構 築
上村晋一朗, 土谷 亮, 橋本昌宜, 小野寺秀俊
電子情報通信学会総合大会 2006.3
-
オンチップ配線の高周波特性に対するダミーメタルの影響
土谷 亮, 小野寺 秀俊
第7回シリコンアナログRF研究会, Feb 2006. 2006.2
-
Interconnect RL extraction at a single representative Frequency International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
Asia and South Pacific Design Automation Conference 2006.1
-
Effective Si-substrate Modeling for Frequency-dependent Interconnect Resistance and Inductance Extraction International conference
T. Kanamoto, T. Ikeda, A. Tsuchiya, H. Onodera, and M. Hashimoto
International Workshop on Compact Modeling 2006.1
-
オンチップ配線の特性抽出におけるダミーメタルの影響
土谷 亮, 小野寺 秀俊
第6回シリコンアナログRF研究会 2005.11
-
CML を用いたオンチップ長距離高速信号伝送技術の開 発
土谷 亮,新名 亮規,橋本 昌宜,小野寺 秀俊
第9回システム LSI ワークショップ 2005.11
-
Performance prediction of on-chip high throughput global signaling International conference
M. Hashimoto, A. Tsuchiya, A. Shinmyo, H. Onodera
IEEE Topical Meeting on Electrical Performance of Electronic Packaging 2005.10
-
Design guideline for resistive termination of on-chip high-speed interconnects International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
Custom Integrated Circuits Conference 2005.9
-
配線の伝達特性に基づく抽出周波数決定手法
土谷 亮,橋本 昌宜,小野寺 秀俊
DA シンポジウム 2005 2005.8
-
実測と電磁界解析による基板損失の評価
土谷 亮, 橋本 昌宜, 小野寺 秀俊
第3回シリコンアナログRF研究会, Jan 2005. 2005.6
-
Substrate loss of on-chip transmission-lines with power/ground wires in lower layer International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
9th IEEE Workshop on Signal Propagation on Interconnects 2005.5
-
Effects of Orthogonal Power/Ground Wires on On-chip Interconnect Characteristics International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
2005 International Meeting for Future Electron Devices, Kansai 2005.4
-
オンチップ高速信号伝送における終端抵抗決定手法
土谷 亮,橋本 昌宜,小野寺 秀俊
第 18 回 回路 とシステム軽井沢ワークショップ 2005.4
-
オンチップ伝送線路の基板損失に対する下層配線の影響
土谷 亮, 橋本昌宜, 小野寺秀俊
電子情報通信学会総合大会 2005.3
-
オンチップ高速信号伝送用線路の解析的性能評価
土谷 亮,橋本 昌宜,小野寺 秀俊
電子情報通信学会技術研究報告 2005.3
-
Return path selection for loop RL extraction International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
Asia and South Pacific Design Automation Conference 2005.1
-
Performance Prediction of On-chip Global Signaling International conference
M. Hashimoto, A. Tsuchiya, A. Shinmyo, H. Onodera
3rd Electrical Design of Avdanced Packaging and Systems Workshop 2004.11
-
On-chip global signaling by wave pipelining International conference
M. Hashimoto, A. Tsuchiya, H. Onodera
IEEE Topical Meeting on Electrical Performance of Electronic Packaging 2004.10
-
Performance limitation of on-chip global interconnects for high-speed signaling International conference
A. Tsuchiya, Y. Gotoh, M. Hashimoto, H. Onodera
Custom Integrated Circuits Conference 2004.9
-
基板および周辺信号配線が配線特性に及ぼす影響の実測
土谷 亮, 橋本 昌宜, 小野寺 秀俊
第2回シリコンアナログRF研究会, Aug 2004. 2004.8
-
配線 RL 抽出におけるリターンパス選択手法
土谷 亮,橋本 昌宜,小野寺 秀俊
DA シンポジウム 2004 2004.7
-
オンチップ伝送線路のリターン電流分布が信号波形に与える影響 — 平衡・不平衡伝送の比較 —
土谷 亮,橋本 昌宜,小野寺 秀俊
第17回 回路とシステム軽井沢ワークショップ 2004.4
-
オンチップ伝送線路におけるリターン電流評価精度が信号波形に与える影響
土谷 亮, 橋本 昌宜, 小野寺 秀俊
第1回シリコンアナログRF研究会, Apr 2004. 2004.4
-
Representative frequency for interconnect R(f)L(f)C extraction International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
Asia and South Pacific Design Automation Conference 2004.1
-
直交配線を持つオンチップ伝送線路の特性評価
土谷 亮,橋本 昌宜,小野寺 秀俊
DA シンポジウム 2003 2003.7
-
Frequency Determination for Interconnect RLC Extraction International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
11th Workshop on Synthesis And System Integration of Mixed Information technologies 2003.4
-
配線 R(f)L(f)C 抽出のための代表周波数決定手法
土谷 亮,橋本 昌宜,小野寺 秀俊
第16回 回路と システム軽井沢ワークショップ 2003.4
-
Interconnect Structures for High-Speed Long-Distance Signal Transmission International conference
M. Hashimoto, D. Hiramatsu, A. Tsuchiya, H. Onodera
15th Annual IEEE International ASIC/SOC Conference 2002.9
-
長距離高速信号伝送を可能にする VLSI 配線構造の検討
平松 大輔,土谷 亮,橋本 昌宜,小野寺 秀俊
DA シンポジウム 2002 2002.7
-
Driver Sizing for High-Performance Interconnects Considering Transmission-Line Effects International conference
A. Tsuchiya, M. Hashimoto, H. Onodera
10th Workshop on Synthesis And System Integration of Mixed Information technologies 2001.10
-
VLSI 配線の伝送線路化を考慮した駆動力決定手法
土谷 亮,小野寺 秀俊
DA シンポジウム 2001 2001.7