Presentations -
-
異常表皮効果の材料・温度依存性
土谷 亮, 小野寺 秀俊
第40回アナログRF研究会 2015.6
-
集積回路配線によるテラヘルツ帯メタ表面の構成に関する検討
土谷 亮, 小野寺 秀俊
第38回アナログRF研究会 2015.3
-
Energy reduction by built-in body biasing with single supply voltage operation International conference
N. Kamae, A.K.M. Mahfuzul Islam, A. Tsuchiya, H. Onodera
International Symposium on Quality Electronic Devices 2015.3
-
SKILL言語による光通信用高速アンプのレイアウト自動生成に関する検討
土谷 亮, 盛 健次, 小野寺 秀俊
第37回アナログRF研究会 2014.12
-
On-Chip Coupled Inductor for Area-Efficient Inductive Peaking Invited International conference
Akira Tsuchiya, Taro Amagai, Shinsuke Nakano, Masafumi Nogawa, Hiroshi Koizumi, Hidetoshi Onodera
Thailand-Japan Microwave 2014.11
-
On-Chip Coupled Inductor for Area-Efficient Inductive Peaking Invited International conference
A. Tsuchiya, T. Amagai, S. Nakano, M. Nogawa, H. Koizumi, H. Onodera
Thailand-Japan MicroWave 2014.11
-
A body bias generator with wide supply-range down to threshold voltage for within-die variability compensation International conference
N. Kamae, A.K.M. Mahfuzul Islam, A. Tsuchiya, H. Onodera
IEEE Asian SolidState Circuits Conference 2014.11
-
25-Gb/s inductorless output buffer circuit with a pre-emphasis in 65-nm CMOS International conference
T. Tanaka, K. Kishine, H. Inaba, A. Tsuchiya
International SoC Design Conference 2014.11
-
PLL の物理レイアウト自動生成を目指した設計手法
釡江 典裕, 土谷 亮, 石原 亨, 小野寺 秀俊
DA シンポジウム 2014 2014.8
-
A 65-nm CMOS burst-mode CDR based on a GVCO with symmetric loops International conference
K. Kishine, H. Inoue, H. Inaba, M. Nakamura, A. Tsuchiya, H. Onodera, H. Katsurai
IEEE International Symposium on Circuits and Systems 2014.6
-
電磁界解析における異常表皮効果の扱いに関する考察
土谷 亮, 小野寺 秀俊
第35回アナログRF研究会 2014.3
-
Analysis of Radiation-Induced Timing Vulnerability on Phaselocked Loops
S.N. Kim, A. Tsuchiya, H. Onodera
DA シンポジウム 2013 2013.8
-
Perturbation-immune radiation-hardened PLL with a switchable DMR structure International conference
S.N. Kim, A. Tsuchiya, H. Onodera
IEEE 19th International On-Line Testing Symposium 2013.7
-
Modeling Issues of On-Chip Transmission-Line for Terahertz Integrated Circuit Invited International conference
A. Tsuchiya, H. Onodera
Collaborative Conference on Materials Research 2013.6
-
Impact of skin effect on loss modeling of on-chip transmission-line for terahertz integrated circuits International conference
A. Tsuchiya, H. Onodera
International Meeting for Future of Electron Devices, Kansai 2013.6
-
Modeling Issues of On-Chip Transmission-Line for Terahertz Integrated Circuit Invited International conference
Collaborative Conference on Materials Research 2013 2013.6
-
A slow-wave transmission line with thin pillars for millimeter-wave CMOS International conference
T. Amagai, A. Tsuchiya, S. Nakano, M. Nogawa, H. Koizumi, H. Onodera
17th IEEE Workshop on Signal and Power Integrity 2013.5
-
ミリ波帯オンチップ伝送線路における下層シールドの影響
雨貝太郎,土谷 亮,中野慎介,野河正史,小泉弘,小野寺秀俊
電子情報通信学会総合大会 2013.3
-
テラヘルツ集積回路に向けたオンチップ伝送線路のモデル化に関する考察
土谷 亮,小野寺 秀俊
電子情報通信学会マイクロ波研究会 2013.3
-
インダクティブピー キングを利用したリング型 VCO の低ジッタ化に関する研究
井上 洋, 浜田 泰輔, 岸根 桂路, 中野 慎介, 中村 誠, 土谷 亮, 久保木 猛, 稲葉 博美
電子情報通信学会総合大会 2013.3