論文 - 土谷 亮
-
Optimal Termination of On-Chip Transmission-Lines for High-Speed Signaling 査読
A. Tsuchiya, M. Hashimoto, H. Onodera
IEICE Transactions on Electronics E90-C ( 6 ) 1267 - 1273 2007年6月
-
Low-power design of CML driver for on-chip transmission-lines using impedance-unmatched driver 査読
T. Kuboki, A. Tsuchiya, H. Onodera
IEICE Transactions on Electronics E90-C ( 6 ) 1274 - 1281 2007年6月
-
Low-power design of CML driver for on-chip transmission-lines using impedance-unmatched driver 査読
Takeshi Kuboki, Akira Tsuchiya, Hidetoshi Onodera
IEICE TRANSACTIONS ON ELECTRONICS E90C ( 6 ) 1274 - 1281 2007年6月
-
ダミーフィルがオンチップ配線の高周波特性に与える影響の解析的評価手法 (第20回 回路とシステム軽井沢ワークショップ論文集) -- (デバイスモデリング) 査読
土谷 亮, 小野寺 秀俊
回路とシステム軽井沢ワークショップ論文集 20 19 - 22 2007年4月
-
A 10Gbps/channel on-chip signaling circuit with an impedance-unmatched CML driver in 90nm CMOS technology 査読
T. Kuboki, A. Tsuchiya, H. Onodera
Proceedings of the Asia and South Pacific Design Automation Conference, ASP-DAC 120 - 121 2007年
-
Measurement of interconnect loss due to dummy fills 査読
Akira Tsuchiya, Hidetoshi Onodera
2007 IEEE WORKSHOP ON SIGNAL PROPAGATION ON INTERCONNECTS 241 - 244 2007年
-
Effect of dummy fills on high-frequency characteristics of on-chip interconnects 査読
Akira Tsuchiya, Hidetoshi Onodera
Proceedings - 10th IEEE Workshop on Signal Propagation on Interconnects, SPI 2006 275 - 278 2007年
-
Effect of Dummy Fills on High frequency characteristics of Spiral Inductor 査読
Akira Tsuchiya, Hidetoshi Onodera
14th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI2007), pp.256-260, Oct 2007. 2007年
-
Analytical Eye-diagram Model for On-chip Distortionless Transmission Lines and Its Application to Design Space Exploration 査読
Masanori Hashimoto, Jangsombatsiri Siriporn, Akira Tsuchiya, Haikun Zhu, Chung-Kuan Cheng
Proceedings of the IEEE 2007 Custom Integrated Circuits Conference, CICC 2007 869 - 872 2007年
-
Si-substrate modeling toward substrate-aware interconnect resistance and inductance extraction in SoC design 査読
T. Kanamoto, T. Ikeda, A. Tsuchiya, H. Onodera, M. Hashimoto
Proceedings - 10th IEEE Workshop on Signal Propagation on Interconnects, SPI 2006 227 - 230 2007年
-
Worst-case delay analysis considering the variability of transistors and interconnects 査読
T. Fukuoka, A. Tsuchiya, H. Onodera
Proceedings of the International Symposium on Physical Design 35 - 42 2007年
-
Si-substrate modeling toward substrate-aware interconnect resistance and inductance extraction in SoC design 査読
T. Kanamoto, T. Ikeda, A. Tsuchiya, H. Onodera
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E89-A ( 12 ) 3560 - 3568 2006年12月
-
Interconnect RL extraction based on transfer characteristics of transmission-line 査読
A. Tsuchiya, M. Hashimoto, H. Onodera
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E89-A ( 12 ) 3585 - 3593 2006年12月
-
Interconnect RL extraction based on transfer characteristics of transmission-line 査読
Akira Tsuchiya, Masanori Hashimoto, Hidetoshi Onodera
IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES E89A ( 12 ) 3585 - 3593 2006年12月
-
Si-substrate modeling toward substrate-aware interconnect resistance and inductance extraction in SoC design 査読
Toshiki Kanamoto, Tatsuhiko Ikeda, Akira Tsuchiya, Hidetoshi Onodera, Masanori Hashimoto
IEICE TRANSACTIONS ON FUNDAMENTALS OF ELECTRONICS COMMUNICATIONS AND COMPUTER SCIENCES E89A ( 12 ) 3560 - 3568 2006年12月
-
トランジスタと配線構造のばらつきを考慮した遅延時間のワーストケース解析 査読
福岡孝之, 土谷亮, 小野寺秀俊
情報処理学会DAシンポジウム論文集 2006 ( 7 ) 13 - 18 2006年7月
-
オンチップ長距離高速信号伝送の性能予測 (信号伝送回路) 査読
土谷 亮, 小野寺 秀俊
回路とシステム軽井沢ワークショップ論文集 19 393 - 398 2006年4月
-
出力インピーダンスの調整による高速信号伝送用CMLドライバの低消費電力設計 (信号伝送回路) 査読
久保木 猛, 土谷 亮, 小野寺 秀俊
回路とシステム軽井沢ワークショップ論文集 19 387 - 392 2006年4月
-
Alternate self-shielding for high-speed and reliable on-chip global interconnect 査読
Y. Yuyama, A. Tsuchiya, K. Kobayashi, H. Onodera
IEICE Transactions on Electronics E89-C ( 3 ) 327 - 333 2006年3月
-
Alternate self-shielding for high-speed and reliable on-chip global interconnect 査読
Y Yuyama, A Tsuchiya, K Kobayashi, H Onodera
IEICE TRANSACTIONS ON ELECTRONICS E89C ( 3 ) 327 - 333 2006年3月